基于FPGA 16路Camera Link 的超大图像拼接采集系统
发布时间:2022-07-12 10:42 浏览次数:396次 作者:管理员
项目名称 | 16路Camera Link 的超大图像拼接采集系统 |
项目时间 | 2014年 |
开发环境 | 软件:ISE 14.3 硬件:Xilinx XC5VLX110T 语言:Verilog |
项目描述 | 16路Camera Link 的超大图像拼接采集系统 将前端输入的16个Base Camera Link通道图像数据合并转换成一幅图像数据,利用计算机上安装的CAMERA LINK采集卡将图像数据采集到PC机并进行显示处理和存储。 拼接后单幅图像分辨率高达20480 * 20480。 |
负责任务 | 负责FPGA逻辑开发: 1、16路Cameralink Base图像接收; 2、接收图像进行DDR缓存; 3、从DDR读图像拼接,并输出至Camera Link; |
关键技术点 | Cameralink Base、DDR2 |
承接高端FPGA项目开发:
板级系统设计(Xilinx和Altera FPGA开发)
FPGA接口开发(包括DDR、SRIO、光纤、PCIe、Cameralink、PAL、DVI等)
FPGA IP核(NVMe / SATA接口、RAID组盘、exFAT文件系统、UDP协议等)